基于FPGA 的电子万年历的设计与实现

作者: 李承铭 王佳欣 柯骏 李丝天 李翔 陈初侠

基于FPGA 的电子万年历的设计与实现0

摘要:文章基于FPGA芯片EP4CE6E22C8设计了一款电子万年历。首先根据设计要求,将电子万年历分成多个底层电路并用Verilog HDL语言对其进行设计和仿真,然后调用已设计好的各底层电路采用原理图方式设计顶层电路,最后对设计好的顶层电路进行管脚锁定并下载到FPGA芯片中进行硬件验证。结果表明,所设计的电子万年历能实现秒、分、时、星期、日、月、年的显示、时间的设置和整点报时功能,集多功能于一体,具有较好的实用性。

关键词:万年历;FPGA;Verilog HDL;Quartus Ⅱ

中图分类号:TP29 文献标识码:A

文章编号:1009-3044(2024)04-0106-04

上一篇 点击页面呼出菜单 下一篇